A、系统总线
B、外围总线
C、外部总线.
D、内部总线
E、
F、
G、
H、
I、
J、
答案:D
解析:CPU芯片内部连接各元件的总线是内部总线,用于在CPU内部传递数据和控制信号。
A、系统总线
B、外围总线
C、外部总线.
D、内部总线
E、
F、
G、
H、
I、
J、
答案:D
解析:CPU芯片内部连接各元件的总线是内部总线,用于在CPU内部传递数据和控制信号。
A. 存取数据
B. 执行程序的过程
C. 进行数的运算
D. 读取指令、分析指令和执行指令
E.
F.
G.
H.
I.
J.
解析:解析:计算机的工作就是自动快速地执行程序,而程序就是解决实际问题的计算机指令的集合。指令的执行过程可分为取指令、分析指令和执行指令。本题答案为D迭项。
A. 在CPU执行一条指令的过程中至少占用一个机器周期
B. 在CPU执行一条指令的过程中只需要占用一个机器周期
C. 在CPU执行一条指令的过程中至少要占用二个机器周期
D. 在CPU执行一条指令的过程中只需要占二个机器周期
解析:解析:计算机工作的过程就是取指令、分析指令、执行指令3个基本动作的重复。考虑到所有的器件中存储器的速度很慢,CPU访问一次内存所花的时间较长,因此,通常用内存中读取一个指令字的最短时间来规定CPU周期,也称为机器周期。由于指令执行时取指令必须访问存储器,所以占用一个机器周期。分析指令是由指令译码电路完成的,所占用的时间极短,无须分配一个完整的机器周期,一般是在取指周期后期(取指结束之前的很短时间内)就可以完成。指令的执行和指令中的操作数有关,比较复杂:可能不访问存储器(无操作数)﹔访问一次存储器(单地址直接寻址等)﹔访问两次或多次存储器等。因此,指令执行可能会是一个机器周期到几个机器周期。本题答案为A选项。
A. 主存
B. 磁盘
C. 磁带
D. 缓存(Cache)
解析:解析:高速缓冲存储器(Cache)是介于CPU和内存(主存)之间的一种小容量、可高速存取信息的芯片,用于解决它们之间速度不匹配的问题。高速緩冲存储器一般用速度高的SRAM元件组成,其速度与CPU相当,但价格较高。本题答案为D选项。
A. CPU直接访问计算机内存
B. CPU可以通过总线访问计算机内存和各种输入输出设备
C. CPU不仅能直接访问计算机内存,也能直接访问计算机外存
D. CPU不能直接访问寄存器,必学通过总线来访问寄存器
解析:解析:CPU不能直接访问计算机内存和各种输入输出设备,需要通过总线来访问。CPU包括运算器和控制器两部分,它们都包含有寄存器或高速存储区域。本题答案为B选项。
A. 程序运行结果在I/O设备上的输入输出方式
B. I/O设备与主存之间的通信方式
C. I/O设备与主存之间由硬件组成的直接数据通路,用于成组数据传送
D. 在I/O设备上输入输出数据的程序
解析:解析:直接内存存取(Direct ,Memory ,Access, DMA)是I/O设备与主存储器之间由硬件组成的直接数据通路,用于高速I/O设备与主存之间的成组数据传送。本題答案为C选项。
A. ASCII码
B. 二进制与八进制
C. 二进制、八进制、与十六进制
D. 二进制
解析:解析:计算机内部采用二进制来表示指令和数据。本题答案为D选项。
A. 原码
B. 补码
C. 反码
D. 偏移码
解析:解析:根据符号位和数值位的编码方法不同,机器数有原码、补码和反码3种表示。整数在计算机中存储和运算通常采用的格式是补码。本题答案为B选项。
A. 正数的补码与偏移码相同
B. 正数的原码、反码、补码均相同
C. 正数的原码、反码、补码、偏移码均相同
D. 正数的原码、反码、补码、偏移码均互不相同
解析:解析:带符号的定点数中,正数的原码、反码、补码均相同;负数的反码是对该数的原码除符号位外各位取反,补码是在该数的反码的最后(即最右边)一位上加1﹔不管是正数还是负数,其补码的符号位取反即是偏移码。本题答案为B选项。
A. 机器数补码的符号位取反即是偏移码
B. 机器数原码除符号位外各位取反即是反码
C. 机器数反码的最后〈即最右边)一位上加1即是补码
D. 机器数原码、反码、补码均相同
解析:解析:机器数中正数的原码、反码、补码均相同。负数的反码是对该数的原码除符号位外各位取反﹔补码是在该数的反码的最后(即最右边)一位上加1。不管是正数还是负数,其补码的符号位取反即是偏移码。本题答案为A选项。
A. 原码的各位取反即是反码
B. 反码的最后一位上加1后即是补码
C. 整数的偏移码与补码相同
D. 补码的符号位取反即是偏移码
解析:解析:带符号的定点数中,正数的原码、反码、补码均相同;负数的反码是对该数的原码除符号位外各位取反,补码是在该数的反码的最后(即最右边)一位上加1﹔不管是正数还是负数,其补码的符号位取反即是偏移码。本题答案为D选项。